РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ

Предлагаются структуры логической схемы микропрограммного автомата Мили, ориентированные на уменьшение числа LUT-элементов при реализации автомата в базисе FPGA. Методы основываются на вертикализации исходной граф-схемы алгоритма, что позволяет добиться полной совместимости микроопераций и использов...

Full description

Saved in:
Bibliographic Details
Format: Article
Language:Russian
Published: National Academy of Sciences of Belarus, the United Institute of Informatics Problems 2018-12-01
Series:Informatika
Online Access:https://inf.grid.by/jour/article/view/696
Tags: Add Tag
No Tags, Be the first to tag this record!
_version_ 1849240203459297280
collection DOAJ
description Предлагаются структуры логической схемы микропрограммного автомата Мили, ориентированные на уменьшение числа LUT-элементов при реализации автомата в базисе FPGA. Методы основываются на вертикализации исходной граф-схемы алгоритма, что позволяет добиться полной совместимости микроопераций и использовать только один дешифратор для реализации системы микроопераций. Предложенный подход является альтернативой метода кодирования полей совместимых микроопераций. Дается сравнительный анализ предложенных структур и определяются области их эффективного применения.
format Article
id doaj-art-31a4b1f1451b465d8f0ed63fd9993bee
institution Kabale University
issn 1816-0301
language Russian
publishDate 2018-12-01
publisher National Academy of Sciences of Belarus, the United Institute of Informatics Problems
record_format Article
series Informatika
spelling doaj-art-31a4b1f1451b465d8f0ed63fd9993bee2025-08-20T04:00:41ZrusNational Academy of Sciences of Belarus, the United Institute of Informatics ProblemsInformatika1816-03012018-12-0102(10)109115662РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ012Зеленогурский университетЗеленогурский университетЗеленогурский университетПредлагаются структуры логической схемы микропрограммного автомата Мили, ориентированные на уменьшение числа LUT-элементов при реализации автомата в базисе FPGA. Методы основываются на вертикализации исходной граф-схемы алгоритма, что позволяет добиться полной совместимости микроопераций и использовать только один дешифратор для реализации системы микроопераций. Предложенный подход является альтернативой метода кодирования полей совместимых микроопераций. Дается сравнительный анализ предложенных структур и определяются области их эффективного применения.https://inf.grid.by/jour/article/view/696
spellingShingle РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ
Informatika
title РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ
title_full РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ
title_fullStr РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ
title_full_unstemmed РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ
title_short РЕАЛИЗАЦИЯ НА FPGA МИКРОПРОГРАММНЫХ АВТОМАТОВ МИЛИ, ИНТЕРПРЕТИРУЮЩИХ ВЕРТИКАЛИЗОВАННЫЕ АЛГОРИТМЫ УПРАВЛЕНИЯ
title_sort реализация на fpga микропрограммных автоматов мили интерпретирующих вертикализованные алгоритмы управления
url https://inf.grid.by/jour/article/view/696